[전자/디스플레이/회로] NMOS와

안녕하세요. “기억하고 싶은 모든 것”포함”기억하기 위해” 보지마.

오늘은 NMOS와 PMOS의 신호 전송 특성에 대해 알아보겠습니다.

NMOS의 경우 아래 그림과 같이 0V는 잘 전달되지만 Vdd는 Vth만큼 감소되어 전달된다.

게이트에 Vdd가 인가되어 NMOS가 켜지면 Vgs는 Vdd-0V가 되고 값은 변하지 않는다.

따라서 Vout이 0V가 될 때까지 전류가 흐른다.

반면 Vin에 Vdd를 인가하면 소스는 Vout이 된다.

이때 Vgs는 Vdd-Vout 전압이며 Vout이 Vdd에 Vin만큼 가까워질수록 Vgs는 0에 가까워진다.

그러나 Vgs는 NMOS의 Vth 전압보다 높을 때만 켜지므로,

Vout이 Vdd-Vth 값에 도달하면 NMOS가 꺼지고 전류 흐름이 중지됩니다.

Vout은 Vdd-Vth로 유지됩니다.


PMOS는 어떻습니까?

아래 그림과 같이 VDD는 잘 전달되지만 0V는 Vth만큼 고전압으로 전달됩니다.

Vin이 Vdd이면 소스는 VDD이고 Vgs는 Vss-Vdd로 설정됩니다.

그런 다음 PMOS는 여전히 ON 상태이고 Vout은 Vdd에 도달합니다.

반면 0V를 인가하면 소스는 Vout이 되고 Vgs는 Vss-Vout이 된다.

결국 Vout이 0V에 접근하고 Vth에 도달하면 PMOS가 꺼집니다.

Vout은 Vth 값으로 유지됩니다.


NMOS 및 PMOS를 설계할 때 위에서 언급한 전달 특성을 이해하는 것이 중요합니다.

질문이 있으시면 댓글을 남겨주세요!
^^